發(fā)布日期:2022-07-15 點(diǎn)擊率:41
Zroute的先進(jìn)架構(gòu)結(jié)合了最尖端布線技術(shù),如直接支持軟規(guī)則,以實(shí)現(xiàn)“刻蝕友好”的布線,并避免制造中出現(xiàn)的問題。由于充分考慮到制造規(guī)則的影響、時(shí)序和其他設(shè)計(jì)目標(biāo),Zroute能夠產(chǎn)生高質(zhì)量的結(jié)果(QoR),同時(shí)提高制造質(zhì)量。Zroute還能充分使用現(xiàn)代多核計(jì)算平臺(tái)。結(jié)合先進(jìn)的布線算法和多線程技術(shù),在普通的四核電腦上,Zroute能夠?yàn)榭蛻粼O(shè)計(jì)帶來超過10倍的加速。
“具有多線程的能力、以及對(duì)網(wǎng)格和非網(wǎng)格布線動(dòng)態(tài)支持的靈活性,Zroute很好地滿足了我們對(duì)于更快設(shè)計(jì)收斂的需求。”S3 Graphics技術(shù)副總裁Michael Shiuan說,“在我們?cè)囉眠^程中發(fā)現(xiàn),Zroute在單線程時(shí)布線收斂要快3.3倍,而在四核平臺(tái)上整體性能提升10倍以上。”
Zroute集成在IC Compiler之中,成為其標(biāo)準(zhǔn)功能之一,在客戶需要的時(shí)候,它作為布線工具的備選可以被激活。Zroute的特點(diǎn)是并行優(yōu)化布線,來迎接未來的技術(shù)挑戰(zhàn)。與在流程靠后的階段來解決良率的問題不同的是,Zroute在流程的每一步為良率優(yōu)化而保留布線資源,以確保良率的影響可以和其他的代價(jià)函數(shù)一起考慮。另外,Zroute內(nèi)部的所有階段都是多線程執(zhí)行的。它的布線引擎隨著線程的增多也顯現(xiàn)出運(yùn)行時(shí)間的近線性縮短,從而在IC Compiler客戶轉(zhuǎn)移到四核、八核甚至更多核的平臺(tái)時(shí),確保其顯著的增速。
“Zroute充分體現(xiàn)了Synopsys對(duì)研發(fā)的投入,幫助客戶始終站在技術(shù)發(fā)展的前沿。基于對(duì)未來需求的預(yù)測,我們很早就著手開發(fā)這一新型布線工具,希望不僅能解決新興的DFM問題、時(shí)序等方面的設(shè)計(jì)目標(biāo),而且能在新的多核處理器上非常快地運(yùn)行。”新思科技公司高級(jí)副總裁兼設(shè)計(jì)實(shí)現(xiàn)部門總經(jīng)理Antun Domic說,“Zroute在早期的使用者中已經(jīng)取得了很大成功。我們期待著把這一振奮的新技術(shù)帶給所有IC Compiler的用戶。”
Zroute作為IC Compiler的一個(gè)標(biāo)準(zhǔn)功能,將在今年6月份提供給有限的一些客戶,尚不能大量供貨。
關(guān)于IC Compiler
IC Compiler是Synopsys的全面物理設(shè)計(jì)解決方案。通過將物理綜合擴(kuò)展到整個(gè)布局和布線過程以及Signoff驅(qū)動(dòng)的設(shè)計(jì)收斂,來保證卓越的質(zhì)量并縮短設(shè)計(jì)時(shí)間。上一代解決方案由于布局、時(shí)鐘樹和布線獨(dú)立運(yùn)行,有其局限性。IC Compiler的擴(kuò)展物理綜合(XPS)技術(shù)突破了這一局限,將物理綜合擴(kuò)展到了整個(gè)布局和布線過程。
IC Compiler采用基于TCL的統(tǒng)一架構(gòu),實(shí)現(xiàn)了創(chuàng)新并利用了Synopsys的若干最為優(yōu)秀的核心技術(shù)。作為一套完整的布局布線設(shè)計(jì)系統(tǒng),它包括了實(shí)現(xiàn)下一代設(shè)計(jì)所必需的一切功能,如物理綜合、設(shè)計(jì)規(guī)劃、布局、布線、時(shí)序、信號(hào)完整性(SI)優(yōu)化、低功耗、可測性設(shè)計(jì)(DFT)和良率優(yōu)化。